ARM Cortex R4F Instrukcja Użytkownika Strona 34

  • Pobierz
  • Dodaj do moich podręczników
  • Drukuj
  • Strona
    / 64
  • Spis treści
  • BOOKMARKI
  • Oceniono. / 5. Na podstawie oceny klientów
Przeglądanie stron 33
© G.N. Khan ARM Processors/Cores – EE8205: Embedded Computer Systems Page: 34
Load/Store Instructions
Load/Store Memory Operation Notes
LDR R
d
,<mem> R
d
mem
32
[address]
LDRB R
d
,<mem> R
d
mem
8
[address] Zero fills
LDRH R
d
,<mem> R
d
mem
16
[address] Zero fills
LDRSB R
d
,<mem> R
d
mem
8
[address] Sign extends
LDRSH R
d
,<mem> R
d
mem
16
[address] Sign extends
LDRD R
t
,R
t2
,<mem> R
t2
.R
t
mem
64
[address]
Addr. Offset must
be imm.
Load/Store Memory Operation Notes
STR R
d
,<mem> R
d
mem
32
[address]
STRB R
d
,<mem> R
d
mem
8
[address]
STRH R
d
,<mem> R
d
mem
16
[address]
STRD R
t
,R
t2
,<mem> R
t2
.R
t
mem
64
[address]
Addr. Offset must
be imm.
These instructions will not affect flags in CPSR!
Przeglądanie stron 33
1 2 ... 29 30 31 32 33 34 35 36 37 38 39 ... 63 64

Komentarze do niniejszej Instrukcji

Brak uwag