ARM Cortex R4F Instrukcja Użytkownika Strona 8

  • Pobierz
  • Dodaj do moich podręczników
  • Drukuj
  • Strona
    / 64
  • Spis treści
  • BOOKMARKI
  • Oceniono. / 5. Na podstawie oceny klientów
Przeglądanie stron 7
© G.N. Khan ARM Processors/Cores – EE8205: Embedded Computer Systems Page: 8
Three Instruction Sets
ARM Thumb* Jazelle
Instruction Size 32 bits 16 bits 8 bits
Core instructions 58 30
> 60% of Java byte
codes in hardware;
rest in software
Conditional Execution most
Only branch
instructions or in an IT
block
N/A
Data processing
instructions
Access to barrel
shifter and ALU
Separate barrel shifter
and ALU instructions
N/A
Program status
register
Read/write in
privileged mode
No direct access
N/A
Register usage
15 general purpose
registers + pc
8 general purpose
registers + 7 high
registers + pc
N/A
* LM3S811 (a Cortex M3 variation) uses the Thumb2 set
Przeglądanie stron 7
1 2 3 4 5 6 7 8 9 10 11 12 13 ... 63 64

Komentarze do niniejszej Instrukcji

Brak uwag